м |
|
Строка 1: |
Строка 1: |
- | == Внутрипроцессорный параллелизм == | + | == From Ebaums Inc to MurkLoar. == |
- | # Способы классификации архитектур ВС. Управление потоками команд и потоками данных в ВС
| + | We at EbaumsWorld consider you as disgrace of human race. |
- | # Уровни параллелизма обработки информации в ВС
| + | Your faggotry level exceeded any imaginable levels, and therefore we have to inform you that your pitiful resourse should be annihilated. |
- | # Параллелизм работы основных устройств ЭВМ. Конвейер команд. Примеры структур универсальных ЭВМ (БЭСМ-6). CISC и RISC архитектуры
| + | Dig yourself a grave - you will need it. |
- | # Множественность функциональных устройств процессора. Конвейерное выполнение операций в ЭВМ. Векторно-конвейерные ЭВМ (Cray-1, МКП)
| + | |
- | # Многопоточная обработка данных в процессоре
| + | |
- | | + | |
- | == Многопроцессорность ==
| + | |
- | <ol start="6">
| + | |
- | <li>Параллельное выполнение операций в ОКМД-системах (ILLIAC IV)</li>
| + | |
- | <li>Многопроцессорные вычислительные комплексы (МВК)</li>
| + | |
- | <li>МВК с общедоступной памятью (Эльбрус-2)</li>
| + | |
- | <li>МВК с разделенной памятью. Способы объединения процессоров. SP-2, МВС</li>
| + | |
- | <li>Кластерные вычислительные системы</li>
| + | |
- | </ol>
| + | |
- | | + | |
- | == Организация средств аппаратной поддержки ==
| + | |
- | <ol start="11">
| + | |
- | <li>Состав средств аппаратной поддержки работы операционных систем</li>
| + | |
- | <li>Аппаратура прерываний</li>
| + | |
- | <li>Аппаратура многоуровневой защиты в ЭВМ</li>
| + | |
- | <li>Специальные регистры и команды процессора для поддержки обработки прерываний и переключения процессора</li>
| + | |
- | <li>Аппаратная поддержка взаимодействия программных модулей</li>
| + | |
- | </ol>
| + | |
- | | + | |
- | == Организация памяти ==
| + | |
- | <ol start="16">
| + | |
- | <li>Иерархия запоминающих устройств</li>
| + | |
- | <li>Организация памяти типа cache</li>
| + | |
- | <li>Организация оперативной памяти. Односегментное отображение</li>
| + | |
- | <li>Организация виртуальной памяти. Сегментация</li>
| + | |
- | <li>Страничная организация виртуальной памяти</li>
| + | |
- | <li>Сегментно-страничная организация виртуальной памяти</li>
| + | |
- | </ol>
| + | |
- | | + | |
- | == Подключение внешних устройств ==
| + | |
- | <ol start="22">
| + | |
- | <li>Типы устройств внешней памяти и ввода-вывода</li>
| + | |
- | <li>Организации доступа к внешней памяти и устройствам ввода-вывода. Селекторные и мультиплексные каналы связи с периферией ЭВМ. Цикл работы устройства «Мультиплексный канал»</li>
| + | |
- | <li>Организации доступа к внешней памяти и устройствам ввода-вывода. Использование шинной архитектуры для связи с периферией ЭВМ</li>
| + | |
- | </ol>
| + | |
- | | + | |
- | == Многомашинность ==
| + | |
- | <ol start="25">
| + | |
- | <li>Назначение и типы многомашинных вычислительных комплексов (ММВК). Примеры ММВК. Конвейеры ЭВМ в ММВК</li>
| + | |
- | <li>Организация передачи данных в ММВК с общедоступной памятью (АС-6)</li>
| + | |
- | <li>Организация доступа к общей периферии в ММВК</li>
| + | |
- | <li>Организация суперЭВМ как ММВК</li>
| + | |
- | </ol>
| + | |
- | | + | |
- | {{Курс Вычислительные Системы}}
| + | |